CD74ACT164BQAR

Texas Instruments
595-CD74ACT164BQAR
CD74ACT164BQAR

Nsx:

Mô tả:
Counter Shift Registers 8-Bit Serial-In/Para llel-Out Shift Regi

Tuổi thọ:
Sản phẩm Mới:
Mới từ nhà sản xuất này.
Mô hình ECAD:
Tải xuống Thư viện Tải miễn phí để chuyển đổi tệp tin này cho Công cụ ECAD của bạn. Tìm hiểu thêm về Mô hình ECAD.

Có hàng: 2,950

Tồn kho:
2,950 Có thể Giao hàng Ngay
Thời gian sản xuất của nhà máy:
12 Tuần Thời gian sản xuất tại nhà máy dự kiến để có số lượng lớn hơn mức hiển thị.
Tối thiểu: 1   Nhiều: 1
Đơn giá:
$-.--
Thành tiền:
$-.--
Dự kiến Thuế quan:

Giá (USD)

Số lượng Đơn giá
Thành tiền
$0.89 $0.89
$0.639 $6.39
$0.576 $14.40
$0.507 $50.70
$0.473 $118.25
$0.453 $226.50
$0.452 $452.00
Toàn bộ Cuộn (Đơn hàng theo bội số của 3000)
$0.416 $1,248.00
$0.406 $2,436.00

Đặc tính Sản phẩm Thuộc tính giá trị Chọn thuộc tính
Texas Instruments
Danh mục Sản phẩm: Thanh ghi dịch chuyển bộ đếm
RoHS:  
8 bit
WQFN-14
4 Input
Push Pull
157 ns
4.5 V
5.5 V
- 55 C
+ 125 C
Reel
Cut Tape
Nhãn hiệu: Texas Instruments
Quốc gia Hội nghị: Not Available
Quốc gia phân phối: Not Available
Quốc gia xuất xứ: CN
Dòng đầu ra mức cao: - 24 mA
Loại đầu vào: TTL
Dòng đầu ra mức thấp: 24 mA
Kiểu gắn: SMD/SMT
Số lượng đường cửa ra: 8 Output
Điện áp cấp vận hành: 4.5 V to 5.5 V
Sản phẩm: Shift Registers
Loại sản phẩm: Counter Shift Registers
Sê-ri: CD74ACT164
Số lượng Kiện Gốc: 3000
Danh mục phụ: Logic ICs
Đã tìm thấy các sản phẩm:
Để hiển thị sản phẩm tương tự, hãy chọn ít nhất một ô
Chọn ít nhất một hộp kiểm ở trên để hiển thị các sản phẩm tương tự trong danh mục này.
Các thuộc tính đã chọn: 0

Chức năng này cần phải bật JavaScript.

CNHTS:
8542399000
USHTS:
8542390090
TARIC:
8542319000
MXHTS:
8542399999
ECCN:
EAR99

CD74AC164/CD74ACT164 8-Bit SIPO Shift Registers

Texas Instruments CD74AC164/CD74ACT164 8-Bit SIPO Shift Registers have two serial inputs (A and B) connected through an AND gate and an asynchronous clear (CLR). The device requires a high signal on both A and B to set the input data line high; a low signal on either will set the input data line low. Data at A and B can be changed while CLK is high or low, provided the minimum set-up time requirements are met.