CDCU877RHAT

Texas Instruments
595-CDCU877RHAT
CDCU877RHAT

Nsx:

Mô tả:
Clock Drivers & Distribution 1.8v PLL Clock Drive r A 595-CDCU877RHAR A 595-CDCU877RHAR

Mô hình ECAD:
Tải xuống Thư viện Tải miễn phí để chuyển đổi tệp tin này cho Công cụ ECAD của bạn. Tìm hiểu thêm về Mô hình ECAD.

Có hàng: 281

Tồn kho:
281 Có thể Giao hàng Ngay
Thời gian sản xuất của nhà máy:
6 Tuần Thời gian sản xuất tại nhà máy dự kiến để có số lượng lớn hơn mức hiển thị.
Tối thiểu: 1   Nhiều: 1
Đơn giá:
$-.--
Thành tiền:
$-.--
Dự kiến Thuế quan:
Đóng gói:
Toàn bộ Cuộn (Đơn hàng theo bội số của 250)

Giá (USD)

Số lượng Đơn giá
Thành tiền
Cut Tape / MouseReel™
$11.76 $11.76
$9.22 $92.20
$8.59 $214.75
$7.89 $789.00
Toàn bộ Cuộn (Đơn hàng theo bội số của 250)
$7.56 $1,890.00
$7.26 $3,630.00
$7.15 $7,150.00
5,000 Báo giá
† $7.00 Phí MouserReel™ sẽ được thêm và tính vào giỏ hàng của bạn. Không thể hủy và gửi trả tất cả đơn hàng MouseReel™.

Đặc tính Sản phẩm Thuộc tính giá trị Chọn thuộc tính
Texas Instruments
Danh mục Sản phẩm: Mạch dẫn động đồng hồ & Phân phối
RoHS:  
SSTL-18
400 MHz
SSTL-18
VQFN-40
1.7 V
1.9 V
CDCU877
- 40 C
+ 85 C
Reel
Cut Tape
MouseReel
Nhãn hiệu: Texas Instruments
Quốc gia Hội nghị: Not Available
Quốc gia phân phối: Not Available
Quốc gia xuất xứ: MY
Nhạy với độ ẩm: Yes
Kiểu gắn: SMD/SMT
Dòng cấp nguồn vận hành: 135 mA
Sản phẩm: Clock Drivers
Loại sản phẩm: Clock Drivers & Distribution
Số lượng Kiện Gốc: 250
Danh mục phụ: Clock & Timer ICs
Loại: Phase-Locked-Loops (PLLs) and Oscillators
Đơn vị Khối lượng: 104 mg
Đã tìm thấy các sản phẩm:
Để hiển thị sản phẩm tương tự, hãy chọn ít nhất một ô
Chọn ít nhất một hộp kiểm ở trên để hiển thị các sản phẩm tương tự trong danh mục này.
Các thuộc tính đã chọn: 0

Chức năng này cần phải bật JavaScript.

CNHTS:
8542319090
CAHTS:
8542390000
USHTS:
8542390090
JPHTS:
8542390990
TARIC:
8542399000
MXHTS:
85423999
ECCN:
EAR99

CDCU877 Phase-Lock Loop Clock Driver

Texas Instruments CDCU877 Phase-Lock Loop Clock Driver is a high-performance, low-jitter, low-skew, zero-delay buffer. It distributes a differential clock input pair (CK, /CK) to 10 differential pairs of clock outputs (Yn, /Yn) and one differential pair of feedback clock outputs (FBOUT, /FBOUT). The clock outputs are controlled by the input clocks (CK, /CK), the feedback clocks (FBIN, /FBIN), the LVCMOS control pins (OE, OS), and the analog power input (AVDD). When OE is low, the clock outputs, except FBOUT, /FBOUT, are disabled while the internal PLL maintains its locked-in frequency. OS (output select) is a program pin that must be tied to GND or VDD. When OS is high, OE functions as previously described. When OS and OE are both low, OE does not affect Y7, /Y7, as these are free-running. When AVDD is grounded, the PLL is turned off and bypassed for test purposes.