LMK1D2104RHDT

Texas Instruments
595-LMK1D2104RHDT
LMK1D2104RHDT

Nsx:

Mô tả:
Clock Buffer Dual bank 4-channel output 1.8-V 2.5-V L LMK1D2104RHDR

Mô hình ECAD:
Tải xuống Thư viện Tải miễn phí để chuyển đổi tệp tin này cho Công cụ ECAD của bạn. Tìm hiểu thêm về Mô hình ECAD.

Có hàng: 155

Tồn kho:
155 Có thể Giao hàng Ngay
Thời gian sản xuất của nhà máy:
6 Tuần Thời gian sản xuất tại nhà máy dự kiến để có số lượng lớn hơn mức hiển thị.
Tối thiểu: 1   Nhiều: 1
Đơn giá:
$-.--
Thành tiền:
$-.--
Dự kiến Thuế quan:
Đóng gói:
Toàn bộ Cuộn (Đơn hàng theo bội số của 250)

Giá (USD)

Số lượng Đơn giá
Thành tiền
Cut Tape / MouseReel™
$13.78 $13.78
$11.71 $117.10
Toàn bộ Cuộn (Đơn hàng theo bội số của 250)
$8.44 $2,110.00
$8.11 $4,055.00
$7.99 $7,990.00
† $7.00 Phí MouserReel™ sẽ được thêm và tính vào giỏ hàng của bạn. Không thể hủy và gửi trả tất cả đơn hàng MouseReel™.

Bao bì thay thế

Nsx Mã Phụ tùng:
Đóng gói:
Reel, Cut Tape, MouseReel
Sẵn có:
Có hàng
Giá:
$11.05
Tối thiểu:
1

Đặc tính Sản phẩm Thuộc tính giá trị Chọn thuộc tính
Texas Instruments
Danh mục Sản phẩm: Bộ nhớ tạm đồng hồ
RoHS:  
4 Output
2 GHz
575 ps
LVDS
VQFN-28
HCSL, LP-HCSL, LVCMOS, LVDS, LVPECL
2 GHz
1.71 V
3.465 V
LMK1D2104
- 40 C
+ 105 C
Nhãn hiệu: Texas Instruments
Quốc gia Hội nghị: Not Available
Quốc gia phân phối: Not Available
Quốc gia xuất xứ: CN
Hệ số làm việc - Tối đa: 55 %
Nhạy với độ ẩm: Yes
Kiểu gắn: SMD/SMT
Đóng gói: Reel
Đóng gói: Cut Tape
Đóng gói: MouseReel
Sản phẩm: Clock Buffers
Loại sản phẩm: Clock Buffers
Số lượng Kiện Gốc: 250
Danh mục phụ: Clock & Timer ICs
Loại: Low Additive Jitter LVDS Buffer
Đã tìm thấy các sản phẩm:
Để hiển thị sản phẩm tương tự, hãy chọn ít nhất một ô
Chọn ít nhất một hộp kiểm ở trên để hiển thị các sản phẩm tương tự trong danh mục này.
Các thuộc tính đã chọn: 0

Chức năng này cần phải bật JavaScript.

CNHTS:
8542399000
CAHTS:
8542390000
USHTS:
8542390090
MXHTS:
8542399999
ECCN:
EAR99

LMK1D210x Low Additive Jitter LVDS Buffer

Texas Instruments LMK1D210x Low Additive Jitter LVDS Buffer distributes two clock inputs (IN0 and IN1) to a total of up to 8 pairs of differential LVDS clock outputs (OUT0, OUT7) with minimum skew for clock distribution. Each buffer block consists of one input and up to 4 LVDS outputs. The inputs can be LVDS, LVPECL, HCSL, CML, or LVCMOS. The LMK1D210x is specifically designed for driving 50Ω transmission lines. In the case of driving the inputs in single-ended mode, the appropriate bias voltage must be applied to the unused negative input pin.