LMK5C33414ARGCRS1

Texas Instruments
595-LMK5C33414ARGCRS
LMK5C33414ARGCRS1

Nsx:

Mô tả:
Clock Synthesizer / Jitter Cleaner Three DPLL three AP LL four-input and 1

Mô hình ECAD:
Tải xuống Thư viện Tải miễn phí để chuyển đổi tệp tin này cho Công cụ ECAD của bạn. Tìm hiểu thêm về Mô hình ECAD.

Sẵn có

Tồn kho:
Không Lưu kho
Thời gian sản xuất của nhà máy:
18 Tuần Thời gian sản xuất tại nhà máy dự kiến.
Tối thiểu: 2500   Nhiều: 2500
Đơn giá:
$-.--
Thành tiền:
$-.--
Dự kiến Thuế quan:
Sản phẩm này được Vận chuyển MIỄN PHÍ

Giá (USD)

Số lượng Đơn giá
Thành tiền
Toàn bộ Cuộn (Đơn hàng theo bội số của 2500)
$44.73 $111,825.00

Đặc tính Sản phẩm Thuộc tính giá trị Chọn thuộc tính
Texas Instruments
Danh mục Sản phẩm: Mạch tổng hợp đồng hồ / Bộ quét jitter
RoHS:  
14 Output
1.25 GHz
APLL
DPLL
VQFN-64
800 MHz
3.135 V
3.465 V
- 40 C
+ 105 C
LMK5C33414AS1
SMD/SMT
Reel
Nhãn hiệu: Texas Instruments
Quốc gia Hội nghị: Not Available
Quốc gia phân phối: Not Available
Quốc gia xuất xứ: PH
Nhạy với độ ẩm: Yes
Dòng cấp nguồn vận hành: 1.085 A
Sản phẩm: Network Synthesizers / Jitter Cleaners
Loại sản phẩm: Clock Synthesizers / Jitter Cleaners
Số lượng Kiện Gốc: 2500
Danh mục phụ: Clock & Timer ICs
Đã tìm thấy các sản phẩm:
Để hiển thị sản phẩm tương tự, hãy chọn ít nhất một ô
Chọn ít nhất một hộp kiểm ở trên để hiển thị các sản phẩm tương tự trong danh mục này.
Các thuộc tính đã chọn: 0

Chức năng này cần phải bật JavaScript.

USHTS:
8542390090
ECCN:
EAR99

LMK5C33414AS1 Network Synchronizer

Texas Instruments LMK5C33414AS1 Network Synchronizer is a network synchronizer and jitter cleaner designed to meet the stringent requirements of wireless communications and infrastructure applications. The LMK5C33414AS1 is a device bundled with software support for IEEE-1588 PTP synchronization to a primary reference clock source. The network synchronizer integrates three DPLLs to provide jitter attenuation and hitless switching with programmable loop bandwidth and no external loop filters. This feature maximizes ease of use and flexibility. Each DPLL phase locks a paired APLL to a reference input.