SN74AHCT573DGVR

Texas Instruments
595-SN74AHCT573DGVR
SN74AHCT573DGVR

Nsx:

Mô tả:
Latches Tri-St Octal D-Type

Mô hình ECAD:
Tải xuống Thư viện Tải miễn phí để chuyển đổi tệp tin này cho Công cụ ECAD của bạn. Tìm hiểu thêm về Mô hình ECAD.

Có hàng: 3,835

Tồn kho:
3,835 Có thể Giao hàng Ngay
Thời gian sản xuất của nhà máy:
6 Tuần Thời gian sản xuất tại nhà máy dự kiến để có số lượng lớn hơn mức hiển thị.
Tối thiểu: 1   Nhiều: 1
Đơn giá:
$-.--
Thành tiền:
$-.--
Dự kiến Thuế quan:
Đóng gói:
Toàn bộ Cuộn (Đơn hàng theo bội số của 2000)

Giá (USD)

Số lượng Đơn giá
Thành tiền
Cut Tape / MouseReel™
$0.57 $0.57
$0.40 $4.00
$0.358 $8.95
$0.311 $31.10
$0.289 $72.25
$0.276 $138.00
$0.266 $266.00
Toàn bộ Cuộn (Đơn hàng theo bội số của 2000)
$0.256 $512.00
$0.246 $984.00
† $7.00 Phí MouserReel™ sẽ được thêm và tính vào giỏ hàng của bạn. Không thể hủy và gửi trả tất cả đơn hàng MouseReel™.

Đặc tính Sản phẩm Thuộc tính giá trị Chọn thuộc tính
Texas Instruments
Danh mục Sản phẩm: Chốt
RoHS:  
True
AHCT
8 Circuit
1 Line
TVSOP-20
Non-Inverting
8 ns
4 uA
32 mA
- 8 mA
4.5 V
5.5 V
- 40 C
+ 125 C
Reel
Cut Tape
MouseReel
Nhãn hiệu: Texas Instruments
Quốc gia Hội nghị: Not Available
Quốc gia phân phối: Not Available
Quốc gia xuất xứ: MY
Kiểu gắn: SMD/SMT
Số lượng kênh: 8 Channel
Số dòng đầu vào: 3 Line
Loại sản phẩm: Latches
Sê-ri: SN74AHCT573
Số lượng Kiện Gốc: 2000
Danh mục phụ: Logic ICs
Đơn vị Khối lượng: 60.200 mg
Đã tìm thấy các sản phẩm:
Để hiển thị sản phẩm tương tự, hãy chọn ít nhất một ô
Chọn ít nhất một hộp kiểm ở trên để hiển thị các sản phẩm tương tự trong danh mục này.
Các thuộc tính đã chọn: 0

Chức năng này cần phải bật JavaScript.

CNHTS:
8542399000
CAHTS:
8542390000
USHTS:
8542390090
JPHTS:
8542390990
TARIC:
8542319000
MXHTS:
8542310399
ECCN:
EAR99

SN74AHCT573 Octal Transparent D-Type Latches

Texas Instruments SN74AHCT573 Octal Transparent D-Type Latches that include inputs that are TTL-voltage compatible. The Q outputs follow the data (D) inputs when the latch-enable (LE) input is high. The Q outputs are latched at the logic levels of the D inputs when LE is low.