SN74HCT240N

Texas Instruments
595-SN74HCT240N
SN74HCT240N

Nsx:

Mô tả:
Buffers & Line Drivers Tri-State Octal

Mô hình ECAD:
Tải xuống Thư viện Tải miễn phí để chuyển đổi tệp tin này cho Công cụ ECAD của bạn. Tìm hiểu thêm về Mô hình ECAD.

Có hàng: 1,112

Tồn kho:
1,112 Có thể Giao hàng Ngay
Thời gian sản xuất của nhà máy:
6 Tuần Thời gian sản xuất tại nhà máy dự kiến để có số lượng lớn hơn mức hiển thị.
Tối thiểu: 1   Nhiều: 1
Đơn giá:
$-.--
Thành tiền:
$-.--
Dự kiến Thuế quan:

Giá (USD)

Số lượng Đơn giá
Thành tiền
$0.88 $0.88
$0.583 $5.83
$0.542 $10.84
$0.499 $49.90
$0.465 $120.90
$0.447 $223.50
$0.413 $1,032.50
$0.403 $2,015.00

Đặc tính Sản phẩm Thuộc tính giá trị Chọn thuộc tính
Texas Instruments
Danh mục Sản phẩm: Bộ đệm & tầng kéo đường dây
RoHS:  
HCT
8 Input
8 Output
Inverting
PDIP-20
- 6 mA
6 mA
8 uA
4.5 V
5.5 V
80 uA
- 40 C
+ 85 C
Through Hole
Tube
Nhãn hiệu: Texas Instruments
Quốc gia Hội nghị: MY
Quốc gia phân phối: US
Quốc gia xuất xứ: MY
Loại logic: CMOS
Số lượng kênh: 8 Channel
Loại đầu ra: 3-State
Loại sản phẩm: Buffers & Line Drivers
Thời gian trễ lan truyền: 42 ns at 4.5 V, 38 ns at 5.5 V
Sê-ri: SN74HCT240
Số lượng Kiện Gốc: 20
Danh mục phụ: Logic ICs
Đơn vị Khối lượng: 1.199 g
Đã tìm thấy các sản phẩm:
Để hiển thị sản phẩm tương tự, hãy chọn ít nhất một ô
Chọn ít nhất một hộp kiểm ở trên để hiển thị các sản phẩm tương tự trong danh mục này.
Các thuộc tính đã chọn: 0

Chức năng này cần phải bật JavaScript.

CNHTS:
8542399000
CAHTS:
8542390000
USHTS:
8542390090
JPHTS:
8542390990
TARIC:
8542319000
MXHTS:
8542399999
ECCN:
EAR99

SN74HCT240 Octal Buffers/Line Drivers

Texas Instruments SN74HCT240 Octal Buffers/Line Drivers are explicitly designed to improve the performance and density of clock drivers, 3-state memory address drivers, and bus-oriented receivers and transmitters. The Texas Instruments SN74HCT240 devices are organized as two 4-bit buffers/drivers with separate output-enable (OE) inputs. When OE is high, the outputs are in the high-impedance state. When OE is low, the device passes inverted data from the A inputs to the Y outputs.