SN74LVC1G37DBVRQ1

Texas Instruments
595-N74LVC1G37DBVRQ1
SN74LVC1G37DBVRQ1

Nsx:

Mô tả:
Buffers & Line Drivers Automotive single 1 .65V-to 5.5V buffer

Tuổi thọ:
Sản phẩm Mới:
Mới từ nhà sản xuất này.
Mô hình ECAD:
Tải xuống Thư viện Tải miễn phí để chuyển đổi tệp tin này cho Công cụ ECAD của bạn. Tìm hiểu thêm về Mô hình ECAD.

Có hàng: 2,236

Tồn kho:
2,236 Có thể Giao hàng Ngay
Thời gian sản xuất của nhà máy:
18 Tuần Thời gian sản xuất tại nhà máy dự kiến để có số lượng lớn hơn mức hiển thị.
Tối thiểu: 1   Nhiều: 1
Đơn giá:
$-.--
Thành tiền:
$-.--
Dự kiến Thuế quan:
Đóng gói:
Toàn bộ Cuộn (Đơn hàng theo bội số của 3000)

Giá (USD)

Số lượng Đơn giá
Thành tiền
Cut Tape / MouseReel™
$0.29 $0.29
$0.203 $2.03
$0.18 $4.50
$0.155 $15.50
$0.143 $35.75
$0.136 $68.00
$0.13 $130.00
Toàn bộ Cuộn (Đơn hàng theo bội số của 3000)
$0.121 $363.00
$0.118 $708.00
† $7.00 Phí MouserReel™ sẽ được thêm và tính vào giỏ hàng của bạn. Không thể hủy và gửi trả tất cả đơn hàng MouseReel™.

Đặc tính Sản phẩm Thuộc tính giá trị Chọn thuộc tính
Texas Instruments
Danh mục Sản phẩm: Bộ đệm & tầng kéo đường dây
RoHS:  
LVC
1 Input
1 Output
Inverting
SOT-23-5
- 32 mA
32 mA
1.65 V
5.5 V
- 40 C
+ 125 C
SMD/SMT
Reel
Cut Tape
MouseReel
Nhãn hiệu: Texas Instruments
Quốc gia Hội nghị: CN
Quốc gia phân phối: US
Quốc gia xuất xứ: CN
Loại logic: CMOS
Số lượng kênh: 1 Channel
Phạm vi nhiệt độ vận hành: - 40 C to + 125 C
Loại đầu ra: Open-Drain
Loại sản phẩm: Buffers & Line Drivers
Thời gian trễ lan truyền: 2.6 ns
Sê-ri: SN74LVC1G37-Q1
Số lượng Kiện Gốc: 3000
Danh mục phụ: Logic ICs
Đã tìm thấy các sản phẩm:
Để hiển thị sản phẩm tương tự, hãy chọn ít nhất một ô
Chọn ít nhất một hộp kiểm ở trên để hiển thị các sản phẩm tương tự trong danh mục này.
Các thuộc tính đã chọn: 0

Chức năng này cần phải bật JavaScript.

USHTS:
8542390090
TARIC:
8542399000
MXHTS:
8542399999
ECCN:
EAR99

SN74LVC1G37/SN74LVC1G37-Q1 Single D-Type Latches

Texas Instruments SN74LVC1G37/SN74LVC1G37-Q1 Single D-Type Latches are designed for 1.65V to 5.5V VCC operation. This device is particularly suitable for implementing I/O ports, buffer registers, working registers, and bidirectional bus drivers. The Q outputs follow the data (D) inputs while the latch-enable (LE) input is high. When LE is taken low, the Q outputs are latched at the logic levels set up at the D inputs.