AS4C128M32MD2A-18BINTR

Alliance Memory
913-4C12832MD2A18BIT
AS4C128M32MD2A-18BINTR

Nsx:

Mô tả:
DRAM LPDDR2, 4G,128M X 32, 1.2V, 134 BALL BGA, 533 MHZ, Industrial TEMP - Tape & Reel

Mô hình ECAD:
Tải xuống Thư viện Tải miễn phí để chuyển đổi tệp tin này cho Công cụ ECAD của bạn. Tìm hiểu thêm về Mô hình ECAD.

Sẵn có

Tồn kho:
Không Lưu kho
Thời gian sản xuất của nhà máy:
20 Tuần Thời gian sản xuất tại nhà máy dự kiến.
Tối thiểu: 2000   Nhiều: 2000
Đơn giá:
$-.--
Thành tiền:
$-.--
Dự kiến Thuế quan:
Sản phẩm này được Vận chuyển MIỄN PHÍ

Giá (USD)

Số lượng Đơn giá
Thành tiền
Toàn bộ Cuộn (Đơn hàng theo bội số của 2000)
$13.99 $27,980.00

Đặc tính Sản phẩm Thuộc tính giá trị Chọn thuộc tính
Alliance Memory
Danh mục Sản phẩm: DRAM
RoHS:  
SDRAM Mobile - LPDDR2
4 Gbit
32 bit
533 MHz
FBGA-134
128 M x 32
18 ns
1.14 V
1.95 V
- 40 C
+ 85 C
AS4C128M32MD2A-18
Reel
Nhãn hiệu: Alliance Memory
Quốc gia Hội nghị: Not Available
Quốc gia phân phối: Not Available
Quốc gia xuất xứ: TW
Nhạy với độ ẩm: Yes
Kiểu gắn: SMD/SMT
Loại sản phẩm: DRAM
Số lượng Kiện Gốc: 2000
Danh mục phụ: Memory & Data Storage
Dòng cấp nguồn - Tối đa: 130 mA
Đã tìm thấy các sản phẩm:
Để hiển thị sản phẩm tương tự, hãy chọn ít nhất một ô
Chọn ít nhất một hộp kiểm ở trên để hiển thị các sản phẩm tương tự trong danh mục này.
Các thuộc tính đã chọn: 0

CAHTS:
8542320020
USHTS:
8542320036
MXHTS:
8542320201
ECCN:
EAR99

Low-Power DDR2 SDRAM

Alliance Memory Low-Power DDR2 SDRAM are high-speed CMOS and dynamic-access memory internally configured as an 8-bank device. These DDR2 SDRAM feature 4-bit pre-fetch DDR architecture, programmable READ and WRITE latencies, auto Temperature Compensated Self Refresh (TCSR), and clock stop capability. The DDR2 SDRAM reduces the number of input pins in the system by using a double data rate architecture on the Command/Address (CA) bus. This CA bus transmits address, command, and bank information. These DDR2 SDRAM can achieve high-speed operation by using a double data rate architecture on the DQ (bidirectional/differential data bus) pins.